Zen 3构架大改:三级缓存容量翻倍、IPC提升15%

硬件世界 2020-04-06

根据外媒AdoredTV提供的消息,AMD代号为米兰的下一代Zen 3构架将会做一些核心级别的改进,目标是让Zen 3构架的IPC性能相比目前的Zen 2再度提升10~15%。

Zen3构架仍将采用CPU Die与I/O Die分离的Chiplets设计方案,但是最大的不同就是单个CCX将会拥有8个核心,而现在的锐龙处理器单个CCX是4个核心,2个CCX组成一个CCD。

或许很多同学不能理解这样的变化能带来哪些改进!

此前单个CCD虽然是8个核心32M L3缓存,但是分成了2个CCX,单个CCX是4个核心16MB缓存,不同的CCX之间L3缓存是不能共用的,也就是说每个核心最多只能调用16MB L3缓存。如果一个应用程序只能支持4个或者更少核心的话,那么另外一个CCX的16MB L3缓存可能就会被闲置了。

Zen 3构架将单个CCX扩大到了8核,内置32MB L3缓存,也就是说不论在任何情况下,任何一个核心都可以调用全部的32M L3缓存,新的Zen3构架不再会浪费任何L3缓存。因此在一些对单核性能要求较高的应用中,这种设计方案将会极大增强处理器的运算效率。

Zen2构架IPC提升18%的秘诀之一就是L3缓存容量翻倍,Zen 3构架则是将每个核心能够利用的缓存容量再次翻倍。还有一点就是Zen 3的L3缓存设计并不需要增加额外的晶体管,即便是在制程工艺不变的情况下,也能带来额外的IPC性能提升。

PS:小编现在对于Zen 3构架的改进也是非常开心,此前的Zen1/2的设计方案并不能完全利用L3缓存,这一缺憾在Zen 3时代将不复存在!

另外,下下代的Zen 4构架也有一些消息!

Zen 4构架的锐龙5000系列处理器将会使用全新的CPU针脚设计,也就是说现有的主板铁定是不能兼容了(Zen 3构架的锐龙4000系列处理器仍有可能采用AM4插座)。在制程工艺方面将会是5nm,在指令集方面将会扩展到完整的AVX 512。

Zen 4构架会将L2缓存容量翻倍,也就是单个核心将会配备1MB L2缓存。

再说回现款锐龙。

制约移动版锐龙APU性能发挥的2大瓶颈,其一是TDP,毕竟要与CPU核心分享功耗;第二点就是内存带宽,同样的Vega 7核显,采用双通道内存时性能比单通道下强了几乎70%!

针对带宽这一点,新一代的锐龙4000版移动APU升级了内存支持,最高可以支持到LPDDR4x-4266,能给APU带来68.3GB/s的带宽,这个数字甚至已经超过了MX 250独显的56GB/s。

近日,爆料达人@APISAK发布了一张锐龙7 4800U笔记本的跑分截图,所搭载的内存就是LPDDR4x-4266。

从锐龙7 4800U的3DMark Fire Strike跑分截图来看,它所搭载的Vega 8核显图形分数达到了3903分,而我们此前所测试的满血版的MX250的图形分数通常在3600分左右。这个成绩也在我们的意料之中。

另外我们还能看到与CPU性能相关的物理分数,竟然有18588!!!

18588的物理分是什么概念呢!酷睿i7-9700K也差不多是这个分数(18563),而移动端的i9-9980HK则要低一些,只有17574

从分数上猜测,这款笔记本应该里面的锐龙7 4800至少应该是25W的TDP,不过即便如此,这个成绩也是相当的夸张了。


硬件世界 共同研究探讨硬件知识及相关信息
评论
热门推荐
相关推荐
我要评论
0
0
点击右上角,分享到朋友圈 我知道啦
请使用浏览器分享功能 我知道啦