电源完整性的去耦和层间耦合电容

电子芯期天 2022-09-27 08:00

   在电子产品设计中,我们在追求产品功能以及成本的优化时,往往我们会忽略使用去耦的目的,仅仅知道在电路板上分散大小不同的许多电容,使较低阻抗电源连接到地。但问题依旧:需要多少电容?许多相关文献表明,必须使用大小不同的许多电容来降低功率传输系统(PDS)的阻抗,但这并不完全正确。相反,仅需选择正确大小和正确种类的电容就能降低PDS阻抗。


举个栗子

    考虑设计一个10 mΩ参考层,如图1所示。如红色曲线所示,系统电路板上使用许多不同值的电容,0.001 μF、0.01 μF、0.1 μF等等。这当然可以降低500 MHz频率范围内的阻抗,但是,请看绿色曲线,同样的设计仅使用0.1 μF和10 μF电容。这证明,如果使用正确的电容,则不需要如此多的电容。这也有助于节省空间和物料(BOM)成本。



图1. 电容示例


    注意,并非所有电容“生而平等”,即使同一供应商,工艺、尺寸和样式也有差别。如果未使用正确的电容,不论是多个电容还是几个不同类型,都会给PDS带来反作用。结果可能是形成电感环路。电容放置不当或者使用不同工艺和型号的电容(因而对系统内的频率做出不同响应),彼此之间可能会发生谐振,见图2。


图2. 谐振电容


    所以,了解系统所用电容类型的频率响应很重要。随便选用电容,会让设计低阻抗PDS系统的努力付之东流。



如何设计出合格的PDS

    要设计出合格的PDS,需要使用各种电容(见图1)。PCB上使用的典型电容值只能将直流或接近直流频率至约500 MHz范围的阻抗降低。高于500 MHz频率时,电容取决于PCB形成的内部电容。注意,电源层和接地层紧密叠置会有帮助。


    应当设计一个支持较大层电容的PCB层叠结构。例如,六层堆叠可能包含顶部信号层、第一接地层、第一电源层、第二电源层、第二接地层和底部信号层。规定第一接地层和第一电源层在层叠结构中彼此靠近,这两层间距为2到4密尔,形成一个固有高频层电容。此电容的最大优点是它是免费的,只需在PCB制造笔记中注明。如果必须分割电源层,同一层上有多个VDD电源轨,则应使用尽可能大的电源层。不要留下空洞,同时应注意敏感电路。这将使该VDD层的电容最大。


    如果设计允许存在额外的层(上例中,从六层变为八层),则应将两个额外的接地层放在第一和第二电源层之间。在核心间距同样为2到3密尔的情况下,此时层叠结构的固有电容将加倍,示例见图3。


图3. 高频层电容示例


    与添加更多分立高频电容以在高频时保持低阻抗相比,此结构更易于设计。


    PDS的任务是将响应电源电流需求而产生的电压纹波降至最低,这点很重要但常被忽略。所有电路都需要电流,有些电路需求量较大,有些电路则需要以较快的速率提供电流。采用充分去耦的低阻抗电源层或接地层以及良好的PCB层叠,有助于将因电路的电流需求而产生的电压纹波降至最低。例如,根据所用的去耦策略,如果系统设计的开关电流为1 A,PDS的阻抗为10 mΩ,则最大电压纹波为10 mV。计算很简单:V = IR。


    凭借完美的PCB堆叠,可覆盖高频范围,同时在电源层起始入口点和高功率或浪涌电流器件周围使用传统去耦,可覆盖低频范围(<500 MHz)。这可确保PDS阻抗在整个频率范围内均最低。没有必要各处都配置电容;电容正对着每个IC放置会破坏许多制造规则。如果需要这种严厉的措施,则说明电路存在其它问题。Got it?


在高度集成的电子产品中,电源系统的设计占到了设计工作量的50%左右;对于复杂的FPGA类型的产品应用,在电路中常常会达到15~30路不同的电源。


电源完整性的目的就是给系统提供持续、稳定、干净的电源,保证系统稳定的工作。在数字系统中,使信号完整性满足系统设计的要求也需要有一个非常稳定的电源系统,但是又不能使电源系统超标。所以在设计电源完整性时,不仅仅关注的是去耦电容,还需要关注电源完整性、信号完整性和电磁兼容性这个“生态系统”,尤其是要考虑高度集成化的数字电路对电源完整性的影响… …


但是传统分析信号完整性和电源完整性都是分开分析的,为了更好的分析SI和PI的相互影响,我们需要把SI和PI放在同一个EM仿真中来分析。



PDN

真实的PDN是什么样子的呢?主要分为三个部分:供电端(VRM)、用电端(Sink)和传输通道(PCB、Cable、瓷片电容等等)。

电路板设计中,都有电源分配网络系统。电源分配网络系统的作用就是给系统内所有器件或芯片提供足够的电源,并满足系统对电源稳定性的要求。


我们看到电源、GND网络,其实分布着阻抗。


电源噪声余量计算:

1、芯片的datasheet会给一个规范值,通常是5%;要考虑到稳压芯片直流输出误差,一般是+/_2.5%,因此电源噪声峰值幅度不超过+/_2.5%。


2、如芯片的工作电压范围是3.13~3.47,稳压芯片标出输出电压是3.3V,安装在电路板后的输出电压是3.36V。容许的电压的变化范围是3.47-3.36=110mv。稳压芯片输出精度是+/_1%,及3.36* +/_1%=+/_33.6mv。电源噪声余量为110-33.6=76.4mv。


计算电源噪声要注意五点

(1)稳压芯片的输出的精确值是多少。

(2)工作环境的是否是稳压芯片所推荐的环境。

(3)负载情况是怎么样,这对稳压芯片输出也有影响。

(4)电源噪声最终会影响到信号质量。而信号上的噪声来源不仅仅是电源噪声,反射窜扰等信号完整性问题也会在信号上叠加,因此不能把所有噪声余量留给电源系统。

(5)不同的电压等级对电源噪声要求也不样,电压越小噪声余量越小。模拟电路对电源要求更高。


电源噪声来源

(1)稳压芯片输出的电压不是恒定的,会有一定的纹波。

(2)稳压电源无法实时响应负载对于电流需求的快速变化。稳压电源响应的频率一般在200Khz以内,能做正确的响应,超过了这个频率则在电源的输出短引脚处出现电压跌落。

(3)负载瞬态电流在电源路径阻抗和地路径阻抗产生的压降。

(4)外部的干扰。


目标阻抗

目标阻抗是电源系统的瞬态阻抗,对快速变化的电流的表现出来的一种特性阻抗。目标阻抗和一定宽度的频率有关,在感兴趣的频率范围内,电源阻抗都不能超过这个值。


目标阻抗公式

去耦的电源电压,ripple为允许的电压波动范围,典型值为2.5%,△Imax为负载芯片最大瞬态电流变化量。


在进行电源完整性设计、分析和仿真的时候都会涉及到一个非常重要的概念,就是目标阻抗?但是目标阻抗真的是很多工程师认为的那么简单吗?


在真实的电源系统中,电容已经不再是一个简单的电容,而是包含了ESR、ESL的寄生参数。它们有串联等效的作用,也有并联等效的作用,呈现出来的结果都是不相同的。



PDN阻抗随着频率而变化,不同的VRM也会导致阻抗曲线变化,好的VRM会使整条PDN阻抗曲线非常平滑。


信号的频谱含量范围很广,并且随着传输数据而不断变化,在这种情况下,我们确实需要关注阻抗较高的频率上的强制响应,确保这个响应不要产生影响芯片与芯片之间通信的PDN噪声。



阻抗曲线都在目标阻抗以下都没问题了吗?如果存在多个不超过目标阻抗的巨大的反谐振点是否可以呢?


在电路设计时,通常会在电路板上放置非常多的电容,那这些电容如何选型?如何搭配?如何放置?这是每一位工程师都会遇到的情况。


选择电容

用一个电容组合的例子。这个组合使用的电容为:2个680uf钽电容,7个2.2uf陶瓷电容(0805封装),13个0.22uf陶瓷电容(0603封装),26个0.022uf陶瓷电容(0402)。图中上部平坦的曲线是680uf电容的阻抗曲线,其它三个容值的曲线为为图中三个V字曲线,从左到右2.2uf →0.22uf → 0.022uf。总的阻抗曲线为底部粗包路线。


这个组合实现了在500K到150M范围内保持阻抗在33毫欧以下,到500M处,阻抗上升到110毫欧,从图中看反谐振点控制的很低。


实际案例

这是一个实际的案例,PCB是Xilinx的Demo板,包含了4pcs DDR4颗粒,速率达到3.2Gbps,同时还包含了很多SerDes总线,如USB,SFP+和PCIE等等。有15路主要的电源,与各类数字信号交织在一块16层的PCB板上。



对于这么复杂的PCB设计,如何开始EM仿真呢?最好的方式就是在直流状态下进行IR Drop的仿真,这个很容易理解。使用ADS PIPro就可以完成这个工作。


温度也会造成电源系统的不确定性,使用PIPro可以进行电源系统的电热联合仿真。下图表示的就是电源系统是否考虑温度的影响,这样导致的结果是不相同的。


使用PIPro可以提取PDN的S参数,同时仿真PDN的阻抗曲线。


其实信号与电源的关系就像一艘快艇行驶在海面上,相互之间都是有影响的。为了捕获SI和PI的所有的影响,可以把SI和PI放在同一个EM仿真中同时来仿真以获取一个完整的S参数。


SSN仿真是一直以来SI/PI协同仿真的重点,下面是一个SSN仿真的案例:


PDN的测量主要有时域测量和频域测量之分,下面是关于SSN噪声测量的案例:


如何设计一个好的电源系统,这是有一些可以遵循的方法的:



载自网络员微信(pqw834322840!

稿//广// 13237418207

亿~

💬 👍 ❤️ 

电子芯期天 致力于分享各种电子电路开发设计资料及经验.
评论 (0)
我要评论
0
0
点击右上角,分享到朋友圈 我知道啦
请使用浏览器分享功能 我知道啦