干货 | 电子元器件怎么选——半导体集成电路选用八大原则

电子工程世界 2020-06-03

电子元器件是电子产品最基本组成单元,电子设备的故障有很大一部分是由于元器件的性能、质量或选用的不合理而造成的,故电子元器件的正确选用是保障电子产品可靠性的基本前提。可靠性设计就是选用在最坏的使用环境下仍能保证高可靠性的元器件的过程。





半导体集成电路选用八大原则







01:集成电路的优选顺序为超大规模集成电路→大规模集成电路→中规模集成电路→小规模集成电路。


 




02:尽量选用金属外壳集成电路,以利于散热。





03:选用的集成稳压器,其内部应有过热、过电流保护电路。


 




04:超大规模集成电路的选择应考虑可以对电路测试和筛选,否则影响其使用可靠性。





05:集成电路MOS器件的选用应注意以下内容:  


1)MOS器件的电流负载能力较低,并且容抗性负载会对器件工作速度造成较大影响。  

2)对时序、组合逻辑电路,选用器件的最高频率应高于电路应用部位的2~ 3倍。

3)对输入接口,器件的抗干扰要强。  

4)对输出接口,器件的驱动能力要强。



06:应用CMOS集成电路时应注意下列问题:


1)CMOS集成电路输入电压的摆幅应控制在源极电源电压与漏极电源电压之间。  

2)CMOS集成电路源极电源电压VSS为低电位,漏极电源电压VDD为高电位,不可倒置。3)输入信号源和CMOS集成电路不用同一组电源时,应先接通CMOS集成电路电源,后接通信号源;应先断开信号源,后断开CMOS集成电路电源。

4)CMOS集成电路输入(出)端如接有长线或大的积分或滤波电容时,应在其输入(出)端串联限流电阻(1~10kΩ),把其输入(出)电流限制到10mA以内。  

5)当输入到CMOS集成电路的时钟信号因负载过重等原因而造成边沿过缓时,不仅会引起数据错误,而且会使其功耗增加,可靠性下降。为此可在其输入  端加一个施密特触发器来改善时钟信号的边沿。



07:CMOS集成电路中所有不同的输入端不应闲置,按其工作功能一般应作如下处理:  


1)与门和非门的多余端,应通过0.5~1MΩ的电阻接至VDD或高电平。

2)或门和或非门的多余端,应通过0.5~1MΩ的电阻接至VSS或低电平。  

3)如果电路的工作速度不高,功耗也不要特别考虑的话,可将多余端与同一芯片上相同功能的使用端并接。应当指出,并接运用与单个运用相比,传输特性有些变化。



08:选用集成运算放大器和集成比较器时应注意下列问题: 


1)无内部补偿的集成运算放大器在作负反馈应用时,应采取补偿措施,防止产生自激振荡。  
2)集成比较器开环应用时,有时也会产生自激振荡。采取的主要措施是实施电源去耦,减小布线电容、电感耦合。  
3)输出功率较大时,应加缓冲级。输出端连线直通电路板外部时,应考虑在输出端加短路保护。  
4)输入端应加过电压保护,特别当输入端连线直通电路板外部时,必须在输入端采取过电压保护措施。

免责声明:本文系网络转载,版权归原作者所有。如本文所用视频、图片、文字如涉及作品版权问题,请在文末留言告知,我们将在第一时间处理!本文内容为原作者观点,并不代表本公众号赞同其观点和对其真实性负责。





         
殿堂级 RTOS ThreadX 全开源!
直播预报名|微软全新物联网方案现正式发布
6月23日首席方案专家与你不见不散


长按下方二维码报名


推荐阅读

干货 | FPGA的IO到底是怎么命名的?

干货 | 知道这些规则,再看电路图就不感觉乱了

干货 | 12张图读懂模电、数电必备的电路基础知识

干货 | 扒一扒IOT的协议,很多你可能不知道

干货|三极管电路分析方法


聚焦行业热点, 了解最新前沿
敬请关注EEWorld电子头条
http://www.eeworld.com.cn/mp/wap
复制此链接至浏览器或长按下方二维码浏览
以下微信公众号均属于
  EEWorld(www.eeworld.com.cn)
欢迎长按二维码关注!

EEWorld订阅号:电子工程世界
EEWorld服务号:电子工程世界福利社
电子工程世界 关注EEWORLD电子工程世界,即时参与讨论电子工程世界最火话题,抢先知晓电子工程业界资讯。
评论
热门推荐
相关推荐
我要评论
0
0
点击右上角,分享到朋友圈 我知道啦
请使用浏览器分享功能 我知道啦