向右滑动:上一篇 向左滑动:下一篇 我知道了
广告

使用QDR-IV设计高性能网络系统(3)

时间:2017-02-24 作者:Pritesh Mandaliya 阅读:
在本系列[__第二部分__](http://www.eet-china.com/news/article/201702231005),我们探讨了总线转换、总线翻转、地址奇偶校验等重要的总线问题。在第三也是最后一部分,我们将探讨校正问题,其中包括矫正训练、控制/地址信号校正和读写校正,以及纠错码(ECC)和QDR-IV存储器控制器的设计建议。
EETC https://www.eet-china.com

存储器控制器和QDR IV较高的工作频率意味着数据有效窗口很窄。QDR-IV器件支持“校正训练序列”,它可通过减少字节通道之间的偏差扩大这个窗口,从而在控制器读取存储器的数据时,增加时序余量。校正训练序列是赛普拉斯的QDR-IV SRAM的初始化过程的一部分。该训练序列通常被那些不支持内置校正功能的应用使用。s2TEETC-电子工程专辑

训练序列如图8所示:s2TEETC-电子工程专辑

CYP17022408
图8. 校正训练序列s2TEETC-电子工程专辑

校正训练序列是初始化过程的一部分。对序列进行加电和复位后,在配置模式下进行操作的过程中,控制器必须立即设置选项控制寄存器中的Write_Train_Enable位(位的位置:7)。通过该操作,控制器可以避免在进行训练序列前再次进入配置模式。设置该位不会影响到校正训练序列,直到进行读取数据校正训练为止。s2TEETC-电子工程专辑

通过以下三个步骤,可以实现校正过程:
s2TEETC-电子工程专辑

  1. 控制/地址校正
  2. 读取数据校正
  3. 写入数据校正

控制/地址校正

根据需要校正的信号,将LBK0#和LBK1#设为它们相应的位值。请查看表12,了解环回信号的映射情况。39个输入信号被环回到端口A上的数据引脚。根据LBK0#和LBK1#的状态,一次将13个输入信号映射到DQA0-DQA12。s2TEETC-电子工程专辑

CYP17022412b
表12. 环回信号映射情况s2TEETC-电子工程专辑

DKA0、DKA0#、DKA1、DKA1#、DKB0、DKB0#、DKB1和DKB#1等时钟输入都是自由运行的,并应在训练序列中持续运行。s2TEETC-电子工程专辑

通过使用输入时钟(CK/CK#)可在上升沿和下降沿上对每个输入引脚进行采样。在输出时钟(QKA/QKA#)的上升沿上采样的输出值即为在输入时钟的上升沿上所采样的值。在输出时钟(QKA/QKA#)的下降沿上采样的输出值即为在输入时钟的下降沿上所采样的翻转值。在这种模式下,数据翻转无效,在进行地址/控制环回训练过程中,CFG#信号将为高电平。s2TEETC-电子工程专辑

CYP17022409
图9. 环回训练框图s2TEETC-电子工程专辑

如图9所示,如果地址/控制信号未校正,DQA 上的信号(应在训练期间保持高电平)将变为低电平。该信号转换应由驱动信号的模块捕获,控制器则会对信号相应进行校准。s2TEETC-电子工程专辑

读取数据校正

在该阶段,地址、控制和数据输入时钟都已经得到了校正。在读取数据校正过程中,用于写入存储器内的训练数据模型是一个常量值(D00,D01,D20,D21),如下面的波形框图中显示。在此训练序列中,LBK0#和LBK1#均被设置为1。s2TEETC-电子工程专辑

配置选择控制寄存器时,Write_Train_Enable 位将被设置为1。第一个和第二个数据突发均在同一个数据总线上被采样的,但第二个数据突发则在写到存储器内前完成采样的。Write_Train_Enable 位不会对读取数据周期产生任何影响。s2TEETC-电子工程专辑

将数据模型写到存储器内后,标准的读指令允许控制器访问这些数据,并会校正QK/QK#信号。当 Write_Train_Enable = 1 时,在写入过程中,DINVA/DINVB 将被忽略,在读取过程中,它将始终切换。s2TEETC-电子工程专辑

如下面的读取数据校正框图中所示,写入到存储器内的数据(D00、D01、D20、D21)全为1,相应的读取数据(Q00、Q01、Q20、Q21)则在1 和0 间切换。控制器必需捕捉到这些切换数据并进行验证。否则,控制器需要一个精确的校准来确认读取数据校正。s2TEETC-电子工程专辑

CYP17022410
图10. 读取数据校正序列框图s2TEETC-电子工程专辑

在读数据校正序列中:

设置Write_Train_Enable位为1

LBK0# = 1 及LBK1# = 1
s2TEETC-电子工程专辑

写数据校正

此时,地址、控制、时钟和数据输出都已经得到了校正。执行写入数据校正序列前,先再次进入配置模式,然后通过将相应位设置为0来禁用Write_Train_Enable。s2TEETC-电子工程专辑

在正常工作模式下,使用读指令后,通过使用存储器的写指令可校正写数据。所校正的读取数据路径用于确认器件是否已经正确地接收到写入数据。这样使处理器/FPGA能够校正下列与DK/DK#输入数据时钟有关的信号:DQA、DINVA、DQB和DINVB。s2TEETC-电子工程专辑

纠错码(ECC)

系统设计人员必需依赖片外纠错或冗余等技术提高可靠性。这些技术会增加PCB空间或处理时间方面的开销。QDR-IV是一个单芯片解决方案,引入了片上纠错码(ECC),从而节省了空间和成本,降低了设计复杂性。此外,它还降低了QDR-IV存储器阵列的总软失效率(SER)。该特性可应用于数据总线宽度为x18和x36的选项,并在SRAM中始终被启用。ECC保护提供了单比特纠错(SEC)。s2TEETC-电子工程专辑

QDR-IV从输入数据生成ECC奇偶校验位,并将它们存储在存储器阵列中。存储器阵列包含用于存储ECC奇偶校验的额外位。但是,不会将这些额外的内部校验位用于外部引脚。s2TEETC-电子工程专辑

例如,图11显示的是x36器件的输出数据逻辑框图。36数据位需要6个ECC校验位;存储器内核会将42位(36个数据位 + 6个 ECC校验位)传输到ECC逻辑内。因此,ECC逻辑会提供已纠正的36位输出数据。s2TEETC-电子工程专辑

无ECC位的QDR/DDR SRAM的SER故障率(FIT)通常为200 FIT/Mb。但带有ECC时,该数值将为0.01 FIT/Mb,提高了4个数量级。s2TEETC-电子工程专辑

CYP17022411
图11. 输出数据逻辑(x36器件)s2TEETC-电子工程专辑

QDR-IV存储器控制器的设计建议

本节提供一些存储器控制器启用QDR-IV的地址奇偶校验和总线翻转功能的设计建议。 s2TEETC-电子工程专辑

存储器控制器首先要根据地址总线生成地址奇偶。然后,需要在地址总线和地址奇偶位上进行地址翻转。
对于数据总线转换,将数据发送给QDR-IV前,存储器控制器需要计算每个DQ总线上的逻辑“0”的数量,以便生成相应的DINV位(取决于数据总线翻转条件)。s2TEETC-电子工程专辑

将数据发送给存储器控制器时,QDR-IV使用相同的数据总线翻转逻辑。为了识别QDR-IV的接收数据,控制器仅要检查相应DINV位的状态。如果控制器接收DINV = 1,需要翻转相关的数据总线;否则,保持接收到的数据位不变。s2TEETC-电子工程专辑

图12显示的是存储器控制器的设计注意事项。s2TEETC-电子工程专辑

CYP17022412
图12. 存储器控制器的设计注意事项s2TEETC-电子工程专辑

结束语

QDR-IV提供2132 MT/s的最大RTR,是市场上性能最高的标准化解决方案。凭借较高的RTR外加两个双向端口、ECC、总线翻转、ODT、地址校验等差异化特性,它已成为网络系统的首选解决方案。QDR-IV的优势还适用于其它需要较高RTR和信号完整性的系统,如高性能计算和图像处理系统。s2TEETC-电子工程专辑

相关文章:s2TEETC-电子工程专辑

使用QDR-IV设计高性能网络系统(1)s2TEETC-电子工程专辑

使用QDR-IV设计高性能网络系统(2)s2TEETC-电子工程专辑

EETC wechat barcode


关注最前沿的电子设计资讯,请关注“电子工程专辑微信公众号”。
s2TEETC-电子工程专辑

s2TEETC-电子工程专辑

EETC https://www.eet-china.com
本文为EET电子工程专辑 原创文章,禁止转载。请尊重知识产权,违者本司保留追究责任的权利。
您可能感兴趣的文章
  • 英飞凌敲定90亿欧元收购赛普拉斯 据彭博社报道,知情人士透露,英飞凌即将收购赛普拉斯半导体公司,估值约为100亿美元。该人士表示,这两家公司最早可能会在美国时间周一宣布协议,果然在北京时间6月3日中午,英飞凌官方宣布收购信息。
  • 硅谷上市公司最年轻CEO论“边缘智能” “无人能预测未来,我们能做的是实现未来。” “智能产品不是消费类产品,而是个人产品。” “物联网将建立在智能、安全和互联的设备之上。” “今天我们所谓的智慧家居并不是智能的,而只是互联的设备。” “情景智能,预见未来。” “携手Cypress,决胜边缘计算。”
  • Cypress拿下业界最严格汽车标准认证IATF 16949 赛普拉斯日前宣布,公司已经通过IATF 16949国际汽车质量管理体系认证,符合业界最严格的标准认证有助于进一步提升可靠性和无故障运行能力……
  • 赛普拉斯为新一代便携式物联网设备推出新型Wi-Fi+蓝牙 802.11ac友好型解决方案通过先进共存技术实现稳健连接,采用创新型28nm架构延长电池续航时间
  • 赛普拉斯发布2017年第二季度财报,汽车、物联网和USB-C • 2017年第二季度总营收为5.938亿美元,环比上升11.6%,高于指导值
    • GAAP(美国通用会计准则)和非GAAP下的利润率分别为39.8%和40.9%
    • GAAP和非GAAP稀释每股收益分别环比增长50%和62%
    • 汽车、物联网无线连接和USB-C解决方案营收创新高
  • 赛普拉斯助力Socionext推出360°摄像头应用的两款处理 Socionext的产品包括两种用于满足日益增长的360°摄像头应用需求的产品,两种解决方案均带有电路板设计参考信息和软件开发工具包,设备制造商可以轻松地为其独有的应用开发定制的高性能球型摄像头。
相关推荐
    广告
    近期热点
    广告
    广告
    广告
    可能感兴趣的话题
    广告