向右滑动:上一篇 向左滑动:下一篇 我知道了
广告

速度翻番、功耗降低的内存标准LPDDR5正式来临!

时间:2019-02-22 作者:网络整理 阅读:
2月20日,JEDEC(固态存储协会)正式发布了JESD209-5,即Low Power Double Data Rate 5 (LPDDR5)全新低功耗内存标准。

2月20日,JEDEC(固态存储协会)正式发布了JESD209-5,即Low Power Double Data Rate 5 (LPDDR5)全新低功耗内存标准。hA1EETC-电子工程专辑

相较于2014年发布的第一代LPDDR4标准,LPDDR5的I/O速度从3200 MT/s 提升到6400 MT/s(DRAM速度6400Mbps),直接翻番。hA1EETC-电子工程专辑

如果匹配高端智能机常见的64bit bus,每秒可以传送51.2GB数据;要是PC的128bit BUS,每秒破100GB无压力。hA1EETC-电子工程专辑

固态协会认为,LPDDR5有望对下一代便携电子设备(手机、平板)的性能产生巨大提升,为了实现这一改进,标准对LPDDR5体系结构进行了重新设计,转向最高16 Bank可编程和多时钟体系结构。hA1EETC-电子工程专辑

同时,还引入了数据复制(Data-Copy)和写X(Write-X)两个减少数据传输操作的命令来降低整体系统功耗,前者可以将单个阵脚的数据直接复制到其它针脚,后者则减少了SoC和RAM传递数据时的耗电。hA1EETC-电子工程专辑

另外,LPDDR5还引入了链路ECC纠错,信号电压250mV,Vddq/Vdd2电压还是1.1V。hA1EETC-电子工程专辑

事实上,去年7月,三星就宣布成功开发出业内首款LPDDR5-6400内存芯片,基于10nm级工艺,单颗容量8Gb(1GB),去年10月的在港举办的高通4G/5G峰会上,三星人士透露,LPDDR5内存计划2020年商用。hA1EETC-电子工程专辑

本文为EET电子工程专辑 原创文章,禁止转载。请尊重知识产权,违者本司保留追究责任的权利。
您可能感兴趣的文章
  • 3D NAND堆栈跨越100层大关! NAND供货商及其合作伙伴竞相卡位Flash Memory Summit!三星和海力士宣布即将推出堆栈超过100层的3D芯片,东芝首度亮相低延迟NAND,还有PCIe Gen 4 SSD以及各种储存加速器都是这场活动的亮点...
  • 半导体大厂们掀起“3D堆叠大战”,3D芯片堆叠技术到底是 可以不必理会“摩尔定律”是否会失效的争议,但业界多年来一直在追求提升半导体工艺不断降低线宽,而线宽的微缩总是有一个极限的,到了某种程度,因为难度太大,就没了经济效应。许多半导体公司,已经调整了应对这新困难的战略,目前3D堆叠芯片技术备受业界关注。本文主要盘点中外各企业之间的“3D堆叠大战”以及科普下“3D芯片堆叠技术”。
  • 持续下跌,第二季DRAM内存产值季减9.1% 第二季各类产品的报价走势,除了移动式存储器产品(discrete mobile DRAM/eMCP)跌幅相对较缓、落在10-20%区间外,包含标准型、服务器、消费性存储器的跌幅都将近三成,其中服务器存储器因库存情况相对严峻,跌幅甚至逼近35%。
  • 大陆存储业如何才能避免重蹈台湾覆辙? 2018年,全球DRAM市场规模为1000亿美元,其中三星、SK海力士、美光三大巨头市场占有率超过90%,呈现寡头垄断态势。我国大陆DRAM产业发展之路布满荆棘。纵观台湾DRAM产业30年的发展,投入500亿美元却血本无归,其留下的经验和教训值得我们深思。
  • 适合小型穿戴设备的ReRAM:密度最高,读取电流最低 可变电阻式随机存取内存(ReRAM)为非挥发性内存,藉由电压脉冲于金属氧化物薄膜,产生的大幅度电阻变化以记录1和0。其制程化繁为简,由两电极间简易金属氧化物架构组成,使其同时拥有低功耗和高写入速度的优点。富士通电子推出业内最高密度8Mbit ReRAM,拥有业内最低的读取电流,适合需要电池供电的小型穿戴设备……
  • 第一届中国IC产业规模城市排名榜出炉:上海第一,深圳第四 第一版中国集成电路产业规模城市排行榜以百亿为基础排列。过百亿的15个城市集成电路产业规模合计为8280亿元,前10大城市集成电路产业规模合计为7370亿元,占比89%。2018年无锡成为继上海之后 ,第二个产业规模超过1000亿的城市。
相关推荐
    广告
    近期热点
    广告
    广告
    广告
    可能感兴趣的话题
    广告