广告

美光发布全球首款176层 3D NAND 闪存

时间:2020-11-10 作者:综合报道 阅读:
存储器大厂美光科技 (Micron) 于 10 日宣布,全球首款 176 层 3D NAND 闪存已正式出货,藉此将实现前所未有、领先业界的储存容量和效能。
广告

存储器大厂美光科技 (Micron) 于 10 日宣布,全球首款 176 层 3D NAND 闪存已正式出货,藉此将实现前所未有、领先业界的储存容量和效能。预计透过美光新推出的 176 层 3D NAND 闪存技术及先进架构,可大幅提高数据中心、智能边缘运算以及手机装置等储存使用案例的应用效能。

美光指出,176 层 3D NAND 闪存是美光第五代 3D NAND 产品,以及第二代替换闸(Replacement Gate)架构,为市场上技术最先进的 NAND 节点。与上一代的高容量 3D NAND 相比,美光 176 层 3D NAND 闪存的读取延迟和写入延迟改善超过 35% ,可大幅提高应用的效能。

此外,美光的 176 层 3D NAND 闪存设计精巧,采用比同业最佳竞品还要小 30% 的晶粒,是小尺寸解决方案的理想选择。美光技术与产品执行副总裁 Scott DeBoer 表示,美光的 176 层 3D NAND 闪存为业界树立了新标竿。此层数比最接近的竞争对手产品高出近 40%,而且结合美光的 CuA(CMOS-under-array)架构,该技术使美光得以维持在产业中的成本领先优势。

美光进一步指出,新推出的 176 层 3D NAND 闪存提供更好的服务质量(QoS),此为数据中心 SSD 的关键设计标准,可以加速数据密集环境和工作负载,例如数据库、人工智能引擎、以及大数据分析等。

另外,美光第五代 3D NAND 产品中的 ONFI (Open NAND Flash Interface) 总线,提供业界最高的数据传输率 1,600 MT/s,相较之前提升了 33%。且 ONFI 的速度提升可加快系统启动并强化应用效能。在汽车应用中,此速度将在引擎启动后立即为车载系统提供接近实时的响应时间,有助于加强使用者体验。

而美光正与业界开发商展开合作,以迅速将新产品整合至解决方案中。为简化韧体研发,美光的 176 层 NAND 采用一次写入算法 (One-Pass Program),使整合更容易并加快上市时间。

美光强调,随着摩尔定律的放缓,美光在 3D NAND 产品上的创新对确保业界跟上不断增加的数据需求至关重要。为了实现此里程碑,美光独家结合其堆栈式替换闸架构、崭新的电荷捕捉储存方式以及 CuA(CMOS-under-array) 技术。

美光 3D NAND 专家团队亦利用公司的 CuA 专利技术取得飞快的进展,在芯片逻辑上建造多层次堆栈,使更多内存能够装入更紧密的空间,并大幅度地缩小了 176 层 NAND 闪存的晶粒尺寸,从而使每个晶圆达到更高的 GB。

同时,美光透过将其 NAND 单元技术从传统的浮闸式转变为电荷捕捉式,改善未来 NAND 的可扩充性以及效能。此电荷捕捉技术结合美光的替换闸架构,并利用高导电性金属字符线(word line)代替硅层以实现 3D NAND 效能,而采用此技术的美光也将得以有效地领先业界,降低生产成本。

而且,美光还透过采用这些先进技术来改善耐用性,对航空业的黑盒子和影像监控录像等密集写入的使用案例特别有益。在手机存储方面,176 层 NAND 的替换闸架构可使混合工作负载效能提高 15%,以支持超快速边缘运算、强化 AI 推论以及高画质且实时的多人游戏。

美光 176 层三层单元 176 层 3D NAND 闪存目前已于美光新加坡晶圆厂量产,首批颗粒已在英睿达(Crucial)品牌的消费级 SSD 产品中得到使用。美光预计于 2021 年度推出采用此技术的其他新产品。

明年我们应该能看到美光176L NAND的产量提高到比其128L工艺所能达到的更高的水平,并且我们可以期望发布基于此176L NAND的各种各样的产品,并取代大多数使用其96L NAND的产品。

责编:Yvonne Geng

本文为EET电子工程专辑 原创文章,禁止转载。请尊重知识产权,违者本司保留追究责任的权利。
  • 摩擦起电会是能量采集的下一个来源吗? 我们为何不持续寻找一种新的能量采集方式?因为它通常是免费的(忽略前期成本)、方便,并解决了许多实际的安装/更换问题。但是在能量达到可以采集之前,电子和负载方面有两个前端问题需要解决…
  • 系统级芯片(SoC)的复杂设计选择:EDA和IP 在做系统级芯片(SoC)的设计规划时,需要考虑哪些主要因素?目前主流的SoC一般包括哪些功能模块或IP?有什么新的技术趋势值得关注?为SoC选择IP时主要基于什么标准或要求?如何实现差异化设计?当前SoC在设计验证方面遇到哪些挑战?有什么应对解决方案?AI在复杂的高性能SoC设计中能够发挥什么作用?未来设计趋势如何?
  • DDR5对比DDR4,重新做电路设计时要注意什么? DDR5是为了满足从客户端系统到高性能服务器的广泛应用,在省电性能方面持续增加的需求所设计;特别是后者正面临密集的云端与企业数据中心应用越来越高的性能压力...
  • 系统级芯片(SoC)的复杂设计选择:内核、IP、EDA和NoC SoC的功能、性能和应用越来越复杂,对芯片设计和晶圆制造也提出了更高的要求。 而SoC设计工程师所面对的选择很多,包括处理器内核、各种IP模块、EDA工具和开发环境,以及RF射频模块、片上网络(NoC)和FPGA等,如何做出符合自己应用和设计需要的最佳选择成了一大难题。为此,《电子工程专辑》采访了来自处理器内核、EDA和IP、NoC供应商,以及FPGA和SoC芯片设计公司的技术和设计专家,他们从各自的角度出发给出了深入而独到的建议。
  • AI推动着存储器互连的不断演进 为了满足人工智能(AI)和机器学习应用的需求,位置这个词被越来越多地应用于数据存储。但解决这种位置的挑战不只是存储器供应商应做的工作,与AI相关的供应商也扮演着重要角色。尽管存储距离计算越来越近,但解决方案的很大一部分在于存储互连。
  • NVMe-oF已准备好进行到底 NVMe-oF规范支持在主机与固态存储设备或系统之间通过网络进行数据传输。其最新修订版包含了对TCP传输绑定的支持,这样就能在标准的以太网网络上使用它,而无需进行配置更改或增加特殊设备。可能正是这个原因使今年成为了NVMe-oF真正腾飞的一年,同时其又扩展了NVMe核心价值——释放了NAND闪存的全部优势。
广告
热门推荐
广告
广告
广告
EE直播间
在线研讨会
广告
广告
面包芯语
广告
向右滑动:上一篇 向左滑动:下一篇 我知道了