广告

通过CXL、CCIX和PCIe IP降低云计算SoC中的延迟

研讨会介绍

本网络研讨会将介绍设计人员解决云计算应用中所存在的延迟和缓存一致性的问题,通过搭配Compute Express Link(CXL)接口,可将新的低延迟接口技术,用于加速器、内存、存储和其它需要得到缓存一致性的应用中去, 同时, 我们还会介绍在针对特定SoC应用下,系统架构师如何挑选合适的CXL、PCIe 5.0和CCIX。通过这些方案可帮助SoC满足高性能、低延迟接口的最佳性能表现。

演讲嘉宾
Speaker.png
陈志重 (Roly Chen)
亚太区IP产品市场部经理
陈志重先生有着电机及高阶管理双硕士头衔,在芯片、IP、设计服务领域拥有超过20年的市场销售经验。对亚太区芯片设计行业、市场趋势有着深入且独到的见解。
幸运礼物
Gift_forCN.png

凡参与研讨会并积极提问的用户均有机会获得由Synopsys公司提供的
Elevation Lab GoStand 可调式支架

(奖品以实物为准,最终解释权归Synopsys所有。为确保您能收到获奖信息,请您及时更新个人信息!

获奖名单

成其远(北京)

获奖名单也可在【电子工程智库】微信服务号上查看,
点击菜单栏—个人中心—获奖查询即可查看。

公司介绍

新思科技(Synopsys, Inc., 纳斯达克股票代码:SNPS)是众多创新型公司的Silicon to Software™(“芯片到软件”)合作伙伴,这些公司致力于开发我们日常所依赖的电子产品和软件应用。作为一家被纳入标普500强( S&P 500 )的公司,新思科技长期以来一直处于全球电子设计自动化(EDA)和半导体IP产业的领先地位,并提供业界最广泛的应用程序安全测试工具和服务组合。无论您是创建先进半导体的片上系统(SoC)的设计人员,还是编写需要更高安全性和质量的应用程序的软件开发人员,新思科技都能够提供您的创新产品所需要的解决方案

要获知更多信息,请访问:http://www.Synopsys.com

相关技术研讨会

使用ASIP Designer的特定域处理器设计

举行日期:2021年03月09日 举行时间:10:00-11:30

使用 IP为 HDMI 和 DisplayPort SoC 设计做出最佳抉择

举行日期:2021年01月19日 举行时间:10:00-11:30

在DDR5、LPDDR5和HBM2/2E IP之间得心应手,以实现您的设计目标

举行日期:2021年01月05日 举行时间:10:00-11:30
广告
热门新闻
广告
广告
广告
广告